本篇目录:
- 1、如何使用集成译码器74LS138设计一个三人表决器???帮忙画出电路图...
- 2、用74LS138设计一个电路图实现函数如图
- 3、74LS138的作用
- 4、74ls138引脚图及功能表
- 5、用74LS138怎样扩展译码电路?
如何使用集成译码器74LS138设计一个三人表决器???帮忙画出电路图...
将3-8译码器的输出OUT(7)作为一个4输入的或门的输入,或门的输出作为加法器的和;将3-8译码器的输出OUT(7)作为一个4输入的或门的输入。或门的输出作为加法器的进位输出。即完成了加法器的设计。
三人表决电路就是有两个人,或三个人同意,输出就有效的电路。三个人,就是三个变量,ABC,这样,两个同意时,有011,101,110,三个人都同意时为111,这四个状态对应的输出为1。
表示赞成,0表示否定。011 101 110 111四种情况表决通过。A B C代表3个人,然后简化。或:Sa,Sb,Sc为三裁判按键,按下=1通过,S为开始键 真值表中绿色圈为通过组合,通过後LED亮。
用74LS138设计一个电路图实现函数如图
1、F函数有5个最 小项,所以, 74HC138要配合8输入的与非门74HC30实现逻辑函数。接74HC138的5个输出端,Y0,Y2,Y4,Y5,Y7。
2、L=AB+AC+BC=ABC+ABC+ABC+ABC。
3、试用译码器 74LS138 和与非门电路实现逻辑函数:L = AB + AC + BC。这是一个“三变量的表决电路”。只要把 138 的 YYYY7 连接到与非门的输入端,即可。
4、G1接电源,G2A和G2B接地,A=A0,B=A1,C=A2;F=AB+/B*C,F=Y3+Y4+Y5+Y7。我没有其它好办法了。
5、把每个式子表示成最小项相加,输入端就是这些最小项,输出端就是将这些最小项进行与非运算。用74LS138和74LS20按图13-3接线,74LS20芯片14脚接+5v,7脚接地。
74LS138的作用
LS138的作用:利用 G/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器。
若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。可用在8086的译码电路中,扩展内存。
ls138引脚图74HC138管脚图:74LS138为3线,8线译码器,共有54/74S138和54/74LS138两种线路结构型式。
38译码器的地址输入端的作用是把地址码(一般是8位、16位等)的二进制码译成BCD码或10进制数。
就74LS138,它的主要应用是译码,8个输出端为0有效,用于低电平选片。还有一种电路叫数据选择器,是多选一的作用。
74ls138引脚图及功能表
1、②利用 EE2和E3可级联扩展成 24 线译码器;若外接一个反相器还可级联扩展成 32 线译码器。③若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。④可用在8086的译码电路中,扩展内存。
2、ls138引脚图74HC138管脚图:74LS138为3线,8线译码器,共有54/74S138和54/74LS138两种线路结构型式。
3、根据查询得知。引脚图:首先用与非门组成的3线-8线译码器74LS138。其次3线-8线译码器74LS138的功能表。最后74ls138逻辑符号逻辑图还是功能表打开即可。
用74LS138怎样扩展译码电路?
上面的两式表明了第1片74LS138工作而第2片74LS138禁止时,将的0000~0111这8个代码译成8个低电平信号;第2片74LS138工作而第1片74LS138禁止时,将的1000~1111这8个代码译成8个低电平信号。
利用使能端能方便地将两个3-8线译码器组合成一个4-16线译码器,如图所示为两片74LS138(74HC138)组合成4-16线译码器。首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器。
令74LS138的三个选通输入依次是ABC。Y1=AC的话 列出真值表,当ABC=101或者111的时候 Y1=1。 当ABC=101时,译码器选择Y5(即此时Y5输出0,其余输出1) 将Y5和Y7接到门电路的与非门即可。
而式(9)表明时,第(2)片74LS138工作,第(1)片74LS138禁止,将的1000~1111这8个代码译成8个低电平信号。这样就用两个3线-8线译码器扩展成一个4线-16线的译码器了。
到此,以上就是小编对于74ls138的功能的问题就介绍到这了,希望介绍的几点解答对大家有用,有任何问题和不懂的,欢迎各位老师在评论区讨论,给我留言。